第一篇
軟件無線電系統概述及仿真
1. 軟件無線電系統概述
2. 軟件無線電的三種結構形式
3. SignalTAP II 的設計方法和技巧
4. 邏輯分析儀仿真設計
第二篇 基于(yu)FPGA/CPLD的數(shu)據(ju)采集系統工(gong)程(cheng)應用(yong)與工(gong)程(cheng)課題實訓
1. Nyquist采樣以及可以實現頻譜搬移的帶通采樣(欠采樣)
2. 如何通過帶通采樣實現下變頻
3. 在實時通信系統中如何選取適當的采樣頻率去除混疊信號
4. 基(ji)于FPGA/CPLD的帶通采樣(yang)(yang)(欠采樣(yang)(yang))工程應用(yong)以及工程課題實訓
第三篇 基于FPGA/CPLD的數字濾波器工程應用與工程課題實訓
1. CIC濾波器算法原理
2. 基于FPGA/CPLD的濾波器工程應用以及工程課題實訓
3. 基于FPGA/CPLD的高斯白噪聲信號工程應用以及工程課題實訓
4. 乘累加結構以及分布式算法的FIR數字濾波器
5. MATLAB如何產生濾波器系數
6. 基于FPGA/CPLD的FIR數字濾波器工程應用以及工程課題實訓
7. 基(ji)于FPGA/CPLD的高斯濾波器工程應用以及工程課題實訓
第四篇 基于FPGA/CPLD的數字上下變頻工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波NCO產生原理與工程應用
2. 基于FPGA/CPLD的數字上變頻原理與工程應用
3. 基于FPGA/CPLD的數字下變頻原理與工程應用
4. 基于(yu)FPGA/CPLD的數字上下變(bian)頻工程課題實訓
第五篇 基于FPGA/CPLD的數字調制解調工程應用與工程課題實訓
1. 數字調制解調的基本原理、設計方法以及影響選擇數字調制方式的因素
2. 基于FPGA/CPLD的BPSK調制解調工程應用
3. 基于FPGA/CPLD的BPSK調制解調工程實驗
4. 基于FPGA/CPLD的ASK調制解調工程應用以及工程課題實訓
5. 基于FPGA/CPLD的PSK調制解調工程應用以及工程課題實訓
6. 基于FPGA/CPLD的MSK調制解調工程應用以及工程課題實訓
7. 基于(yu)FPGA/CPLD的GMSK調制(zhi)解調工程(cheng)應用以及工程(cheng)課題實訓
第六篇 基于FPGA/CPLD的單頻正弦信號產生工程應用與工程課題實訓
1. 單頻正弦信號產生工作原理
2. 單頻正弦信號產生工程應用
3. 單頻正弦信號產生實(shi)驗
第七篇 偽隨機m序列產生和高斯白噪聲信號產生工程應用與工程課題實訓
1. 基于FPGA/CPLD的偽隨機m序列產生工程應用與工程課題實訓
2. 基于FPGA/CPLD的高斯白噪聲信號產生工程應用與工程課題實訓
3. 基于FPGA/CPLD的高(gao)斯白(bai)噪聲信號產生實驗
第八篇 基于FPGA/CPLD的多速率信號處理工程應用與工程課題實訓
1. 多速率信號處理概述以及取樣率變換性質
2. 基于FPGA/CPLD的抽取工程應用以及工程課題實訓
3. 基于FPGA/CPLD的(de)插值工程(cheng)應用以及工程(cheng)課題實訓
第九篇 基于FPGA/CPLD的同步技術工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波同步工程應用與工程課題實訓
2. 基于FPGA/CPLD的位(碼元)同步工程應用與工程課題實訓
3. 基于FPGA/CPLD的幀同步工程(cheng)應用與工程(cheng)課(ke)題實訓
第十篇 項目實訓 項目名稱:基于BPSK調(diao)制(zhi)解調(diao)的高速數字(zi)化無線通信系統 核心技(ji)術:碼NCO、成(cheng)形濾(lv)波(bo)(bo)器、載波(bo)(bo)NCO、高斯白(bai)噪聲、數字(zi)下變頻、BPSK調(diao)制(zhi)解調(diao)、CIC濾(lv)波(bo)(bo)器、載波(bo)(bo)環跟蹤(zong)(科(ke)斯塔斯Costas環)、數字(zi)上變頻、高斯濾(lv)波(bo)(bo)、抽(chou)取、插值、低通濾(lv)波(bo)(bo)。(注:這(zhe)些核心技(ji)術全部是通過(guo)軟件編程的方式(shi)實現)
項目主要內容:
該通(tong)(tong)信(xin)(xin)系(xi)統有(you)兩(liang)部分(fen)組成,一部分(fen)為高速數字(zi)化無線通(tong)(tong)信(xin)(xin)發射機,一部分(fen)為高速數字(zi)化無線通(tong)(tong)信(xin)(xin)接收機。 在(zai)(zai)基于FPGA設(she)計的高速數字(zi)化無線通(tong)(tong)信(xin)(xin)發射機中,信(xin)(xin)源碼(ma)經過低通(tong)(tong)濾波等變換后進行BPSK調制,然后再通(tong)(tong)過數字(zi)上(shang)(shang)變頻將基帶信(xin)(xin)號混頻到(dao)中頻信(xin)(xin)號,再經過濾波后送D/A轉(zhuan)換器輸出(chu)射頻信(xin)(xin)號。以(yi)上(shang)(shang)這些工作全部是(shi)在(zai)(zai)FPGA內通(tong)(tong)過 |